Service manual

Schematic Diagrams
B - 12 DDRIII SO-DIMM_1
B.Schematic Diagrams
DDRIII SO-DIMM_1
Sheet 11 of 40
DDRIII SO-DIMM _1
MVRE F_D IM1
SO-DIMM B
CHANGE TO STANDARD
Layout Note:
M_ B _ DQ 3 1
M_ B _ DQ 4 6
M_ B _ DQ 1 3
M_ B _ DQ 2 4
M_ B _ DQ 5 6
M_ B _ DQ 2 8
M_ B _ DQ 1 1
M_ B _ DQ 2 3
M_ B _ DQ 6 1
M_ B _ DQ 6 2
M_ B _ DQ 5 8
M_ B _ DQ 5 0
M_ B _ DQ 1
M_ B _ DQ 1 6
M_ B _ DQ 6 0
M_ B _ DQ 2
M_ B _ DQ 4 0
M_ B _ DQ 5 4
M_ B _ DQ 4 1
M_ B _ DQ 5 7
M_ B _ DQ 3 7
M_ B _ DQ 2 5
M_ B _ DQ 3 0
M_ B _ DQ 2 7
M_ B _ DQ 4 4
M_ B _ DQ 3
M_ B _ DQ 7
M_ B _ DQ 9
M_ B _ DQ 3 4
M_ B _ DQ 5
M_ B _ DQ 4 7
M_ B _ DQ 4 3
M_ B _ DQ 3 8
M_ B _ DQ 1 7
M_ B _ DQ 4 2
M_ B _ DQ 8
M_ B _ DQ 5 9
M_ B _ DQ 3 5
M_ B _ DQ 3 6
8 / 4 / 8
M_ B _ DQ 4
M_ B _ DQ 2 6
M_ B _ DQ 6 3
M_ B _ DQ 3 3
C1 1 3
*1u_6.3V_X5R_04
M_ B _ DQ 4 5
M_ B _ DQ 4 8
M_ B _ DQ 5 5
M_ B _ DQ 2 9
M_ B _ DQ 1 5
C115
* 1u_6.3V_X5R _04
C114
1u_6.3V_X5R_04
M_ B _ DQ 1 0
M_ B _ DQ 5 2
M_ B _ DQ 5 3
C1 0 9
1u_6 .3V_X5R _04
VTT_ MEM
M_ B _ DQ 6
M_ B _ DQ 1 9
M_ B _ DQ 1 8
M_ B _ DQ 0
M_ B _ DQ 1 2
C107
10u_6.3V_X5R _06
M_ B _ DQ 2 0
M_ B _ DQ 3 9
M_ B _ DQ 4 9
M_ B _ DQ 5 1
M_ B _ DQ 2 1
M_ B _ DQ 3 2
M_ B _ DQ 1 4
M_ B _ DQ 2 2
2.2U? ? :6-07-22511-2A0
M_B_A3
M_B_A4
M_B_A6
M_B_A5
M_B_A9
M_B_A10
M_B_A11
M_B_A13
M_B_A12
M_B_A0
M_B_A1
M_B_A2
M_B_A14
M_B_A7
M_B_A8
20mils
R22 *0_04
SA1 _ DIM 1
JDIMM1B
AS0A621-U ASN -7F
VDD 1
75
VDD 2
76
VDD 3
81
VDD 4
82
VDD 5
87
VDD 6
88
VDD 7
93
VDD 8
94
VDD 9
99
VDD 10
100
VDD 11
105
VDD 12
106
VDD SPD
199
NC 1
77
NC 2
122
NC TES T
125
VREF_ D Q
1
VSS1
2
VSS2
3
VSS3
8
VSS4
9
VSS5
13
VSS6
14
VSS7
19
VSS8
20
VSS9
25
VSS1 0
26
VSS1 1
31
VSS1 2
32
VSS1 3
37
VSS1 4
38
VSS1 5
43
VS S16
44
VS S17
48
VS S18
49
VS S19
54
VS S20
55
VS S21
60
VS S22
61
VS S23
65
VS S24
66
VS S25
71
VS S26
72
VS S27
12 7
VS S28
12 8
VS S29
13 3
VS S30
13 4
VS S31
13 8
VS S32
13 9
VS S33
14 4
VS S34
14 5
VS S35
15 0
VS S36
15 1
VS S37
15 5
VS S38
15 6
VS S39
16 1
VS S40
16 2
VS S41
16 7
VS S42
16 8
VS S43
17 2
VS S44
17 3
VS S45
17 8
VS S46
17 9
VS S47
18 4
VS S48
18 5
VS S49
18 9
VS S50
19 0
VS S51
19 5
VS S52
19 6
G2
GN D2
G1
GN D1
VTT2
20 4
VTT1
20 3
VREF_ C A
126
RESET#
30
EVENT#
198
VDD 13
111
VDD 14
112
VDD 16
118
VDD 15
117
VDD 17
123
VDD 18
124
JD I M M 1 A
AS0A621-U ASN -7F
A0
98
A1
97
A2
96
A3
95
A4
92
A5
91
A6
90
A7
86
A8
89
A9
85
A10/AP
107
A11
84
A12/BC#
83
A13
119
A14
80
A15
78
DQ0
5
DQ1
7
DQ2
15
DQ3
17
DQ4
4
DQ5
6
DQ6
16
DQ7
18
DQ8
21
DQ9
23
DQ 10
33
DQ 11
35
DQ 12
22
DQ 13
24
DQ 14
34
DQ 15
36
DQ 16
39
DQ 17
41
DQ 18
51
DQ 19
53
DQ 20
40
DQ 21
42
DQ 22
50
DQ 23
52
DQ 24
57
DQ 25
59
DQ 26
67
DQ 27
69
DQ 28
56
DQ 29
58
DQ 30
68
DQ 31
70
DQ 32
12 9
DQ 33
13 1
DQ 34
14 1
DQ 35
14 3
DQ 36
13 0
DQ 37
13 2
DQ 38
14 0
DQ 39
14 2
DQ 40
14 7
DQ 41
14 9
DQ 42
15 7
DQ 43
15 9
DQ 44
14 6
DQ 45
14 8
DQ 46
15 8
DQ 47
16 0
DQ 48
16 3
DQ 49
16 5
DQ 50
17 5
DQ 51
17 7
DQ 52
16 4
DQ 53
16 6
DQ 54
17 4
DQ 55
17 6
DQ 56
18 1
DQ 57
18 3
DQ 58
19 1
DQ 59
19 3
DQ 60
18 0
DQ 61
18 2
DQ 62
19 2
DQ 63
19 4
BA0
109
BA1
108
RAS#
110
WE#
113
CAS#
115
S0#
114
S1#
121
CKE0
73
CKE1
74
CK0
101
CK0#
103
CK1
102
CK1#
104
SDA
200
SCL
202
SA1
201
SA0
197
DM0
11
DM1
28
DM2
46
DM3
63
DM4
136
DM5
153
DM6
170
DM7
187
DQS0
12
DQS1
29
DQS2
47
DQS3
64
DQS4
137
DQS5
154
DQS6
171
DQS7
188
DQS0#
10
DQS1#
27
DQS2#
45
DQS3#
62
DQS4#
135
DQS5#
152
DQS6#
169
DQS7#
186
ODT0
116
ODT1
120
BA2
79
C 91 2.2u_6.3V_X5R_04
R66
1K_1%_04
R2 1 0 _0 4
C1 0 3
1u_6.3V_X5R _04
C93
0. 1u _ 1 0V _X 7 R _ 0 4
R64 1K_1%_04
C 21 2.2u_6.3V_X5R_04
C1 0 4
0. 1u _ 1 0 V _X 7 R _0 4
C 90 0.1u_10V_X7R _04
signal/space/signal:
CLOSE TO SO-DIMM_1
C 22 0.1u_10V_X7R _04
1.5V
1.5V
VTT_MEM
3.3V S
M_B_A15
3.3V S2, 10 ,1 2 ,1 3,1 4 ,1 5 ,1 6,1 7 ,1 8 ,19 ,2 0 ,2 1 ,23 ,2 4 ,2 5, 26 ,2 7 ,2 8, 29 ,3 0 ,3 1,3 5 ,3 6
VTT_M EM10,33
DD R3 _ DR AM RST#4,10
M_B_A[15:0]5 M_B_D Q[63:0] 5
TS#_D IMM 0_ 14,10
CLK_SCLK2,10
CLK_ SD ATA2,10
M_ B_ R A S #5
M_ B _ B S15
M_C LK_DD R35
M_ B_ W E #5
M_ B_ C A S #5
M_C LK_DD R#35
M_ CK E 25
M_C LK_DD R25
M_ B _ B S05
M_C LK_DD R#25
M_ CS #35
M_ CK E 35
M_ B _ B S25
M_ OD T 25
M_ OD T 35
M_ CS #25
M_ B_ DQ S#[7 :0 ]5
M_B_DQ S[7:0]5
M_ B _ DM [7:0]5
1.5V4,9, 10,21,23, 27,29,31,33,36
MVRE F_D Q_DIM19
M_ B _ DM 5
M_ B _ DM 6
M_ B _ DM 7
M_ B _ DM 0
M_ B _ DM 2
M_ B _ DM 1
M_ B _ DM 3
M_ B _ DM 4
M_ B _ DQ S 0
M_ B _ DQ S 6
M_ B _ DQ S 5
M_ B _ DQ S 4
M_ B _ DQ S 3
M_ B _ DQ S 2
M_ B _ DQ S 1
M_ B _ DQ S # 3
M_ B _ DQ S # 2
M_ B _ DQ S # 1
M_ B _ DQ S # 0
M_ B _ DQ S 7
M_ B _ DQ S # 7
M_ B _ DQ S # 6
M_ B _ DQ S # 5
M_ B _ DQ S # 4
Layout Note:
S O-DIMM_1 is placed farther from the GMCH than SO-DIMM_0
C5 4
1u_6.3V_X5R _04
C61
* 1u_6.3V_X5R _04
C50
10u_6.3V_X5R _06
C86
*10u_6.3V_X5R_06
C7 7
*1u_6.3V_X5R _04
C7 8
1u_6.3V_X5R _04
C70
1u_6.3V_X5R_04
1.5V
C68
10u_6.3V_X5R_06
C7 3
0.1u_10V_X7R _04
C47
0.1u_10V_X7R_04
C116
0.1u_10V_X7R _04
C56
0.1u_10V_X7R_04
C79
0.1u_10V_X7R _04
C6 3
0. 1u_10V _X7R_04
C24
0.1u_10V_X7R _04
C2 3 9
0.1u_10V_X7R_04
C83
0.1u_10V_X7R _04
C7 4
0.1u_10V_X7R_04
1.5V
SA1_ DIM 110
SA0_ DIM 110
MVREF _D IM1
SA0 _ DIM 1