Service manual
Schematic Diagrams
B - 12 DDR3 SO-DIMM 1
B.Schematic Diagrams
DDR3 SO-DIMM 1
1. 5V
1.5V
3.3VM
1.5V
1.5V
VD DS PD
VTT_ME M
VTT_M EM
M_B_ R AS#6
M _ CLK_ DD R 2#5
M_ B_ D QS 26
ICH _SMB DAT010,15,18
M_B_ DQ S5#6
M _C KE25
M_ B_ D QS 66
M_B_WE#6
M_B_ DQ S6#6
M_B_D Q[63:0] 6
M_B_ DQ S4#6
M_ B_ D QS 56
M _C KE35
M_B_ DQ S7#6
M_ B_ D QS 46
M_B_ DQ S1#6
M_B_ DQ S2#6
M_ B_ D M56
M_B_ DQ S3#6
M_OD T25
M_ B_ D M66
M_ B_ D QS 76
M_ B_ D M36
M_B_ C AS#6
M_ B_ D M26
ICH _SMB CL K010,15,18
M_ B_ D M46
M_ B_ D QS 16
M_ B_ D M16
M_OD T35
M_CLK_DDR35
M_ B_ D M76
M_CLK_DDR25
M_CS3#5
M_CS2#5
M_ B_ D M06
M_ B_ D QS 06
M_B_ DQ S0#6
M_ B_ D QS 36
M _ CLK_ DD R 3#5
M_B_ A[1 4 :0]6
M_ B_ B S 0 #6
M_ B_ B S 1 #6
M_ B_ B S 2 #6
PM _EXTTS1#5
DDR3_DRAMRST#5,10
VD DSPD10
VTT_M EM10,31
1.5V5,7,9,10,28,31
3.3VS2,3,5,9,12,13,14,15,16,19,20,21, 22,23,24,25,28,30,33,35,37
M _B_A1 3
M_OD T2
M_OD T3
M_B_DQ9
M _B_A0
MV RE F_ D I M1
M _CKE2
M_B_DQ8
M _B_A6
M_B_DQ3
M _B_A7
M _B_A1 0
M _B_A5 M_B_DQ5
SA 1_D IM1
M _B_A9
M_B_DQ1
M_B_WE#
M_CS2#
M _B_A1 1
M _B_A2
M_B_DQ18
M_B_DQ17
M_B_DQ10
M_B_DQ13
M_B_DQ11
M_B_DQ24
M_B_DQ21
M_B_DQ26
M_B_DQ22
M_B_DQ54
M_B_DQ46
M_B_DQ42
M_B_DQ36
M_B_DQ38
M_B_DQ43
M_B_DQ35
M_B_DQ28
M_B_DQ45
M_B_DQ44
M_B_DQ31
M_B_DQ29
M_B_DQ50
M_B_DQ48
M_B_DQ32
M_B_DQ63
M_B_DQ61
M_B_DQ58
SA 0_D IM1
M_CLK_DDR3
M _ CL K_ DD R2 #M_CLK_DDR2
M _ CL K_ DD R3 #
M_B_DQ0
M_B_DQ2
M_B_DQ4
M_B_DQ6
M_B_DQ7
M_B_DQ12
M_B_DQ14
M_B_DQ15
M_B_DQ16
M_B_DQ19
M_B_DQ20
M_B_DQ23
M_B_DQ25
M_B_DQ27
M_B_DQ30
M_B_DQ33
M_B_DQ34
M_B_DQ37
M_B_DQ39
M_B_DQ40
M_B_DQ41
M_B_DQ47
M_B_DQ49
M_B_DQ51
M_B_DQ52
M_B_DQ53
M_B_DQ55
M_B_DQ56
M_B_DQ57
M_B_DQ59
M_B_DQ60
M_B_DQ62
M _B_A1
M _B_A3
M _B_A4
M _B_A8
M _B_A1 2
M _B_A1 4
M _B_ BS0 #
M _B_ BS1 #
M _B_ BS2 #
M_CS3#
M _CKE3
M _B_ CAS#
M _B_ RAS#
MVREF_DIM1
Z 1101
Z 1102
Z 1103
C359
1u_6.3V_04
C 360 * 10p_50V_04
C363
4.7u_6.3V_06
C34 5
1u _ 6 . 3 V _ 04
C3 3 5
1u _ 6 . 3 V _ 0 4
C347
2.2u_6.3V_06
R232
1K_1%_04
C344
0.1u_16V_04
C367
1u_6. 3V _04
R 233 1K_1%_04
C3 4 8
2. 2u_6.3V_06
C3 7 0
1u_6.3V_04
C366
*1u_6.3V_04
C383
*10U_10V_08
C3 7 4
0.01u_50V_04
C365
* 0.1u_16V _04
C369
0.01u_50V_04
JDIM M2A
DD R 3_SO DIM M_204PH
98
97
96
95
92
91
90
86
89
85
107
84
83
119
80
78
5
7
15
17
4
6
16
18
21
23
33
35
22
24
34
36
39
41
51
53
40
42
50
52
57
59
67
69
56
58
68
70
129
131
141
143
130
132
140
142
147
149
157
159
146
148
158
160
163
165
175
177
164
166
174
176
181
183
191
193
180
182
192
194
109
108
110
113
115
114
121
73
74
101
103
102
104
200
202
201
197
11
28
46
63
136
153
170
187
12
29
47
64
137
154
171
188
10
27
45
62
135
152
169
186
116
120
79
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10/AP
A11
A12/BC#
A13
A14
A15
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
BA0
BA1
RAS #
WE#
CAS #
S0#
S1#
CKE 0
CKE 1
CK0
CK0 #
CK1
CK1 #
SDA
SCL
SA1
SA0
DM 0
DM 1
DM 2
DM 3
DM 4
DM 5
DM 6
DM 7
DQ S0
DQ S1
DQ S2
DQ S3
DQ S4
DQ S5
DQ S6
DQ S7
DQ S0 #
DQ S1 #
DQ S2 #
DQ S3 #
DQ S4 #
DQ S5 #
DQ S6 #
DQ S7 #
OD T 0
OD T 1
BA2
C362
0.22u_16V_06
C372
0.22u_16V_06
C325
10U _10V_08
R231
10K_04
JDIM M 2B
DDR3_SODIMM_204PH
75
76
81
82
87
88
93
94
99
100
105
106
199
77
122
125
1
2
3
8
9
13
14
19
20
25
26
31
32
37
38
43
44
48
49
54
55
60
61
65
66
71
72
127
128
133
134
138
139
144
145
150
151
155
156
161
162
167
168
172
173
178
179
184
185
189
190
195
196
GND2
GND1
204
203
126
30
198
111
112
118
117
123
124
VD D1
VD D2
VD D3
VD D4
VD D5
VD D6
VD D7
VD D8
VD D9
VD D10
VD D11
VD D12
VD DSPD
NC 1
NC 2
NC TES T
VR EF_DQ
VSS1
VSS2
VSS3
VSS4
VSS5
VSS6
VSS7
VSS8
VSS9
VSS10
VSS11
VSS12
VSS13
VSS14
VSS15
VSS16
VSS17
VSS18
VSS19
VSS20
VSS21
VSS22
VSS23
VSS24
VSS25
VSS26
VSS27
VSS28
VSS29
VSS30
VSS31
VSS32
VSS33
VSS34
VSS35
VSS36
VSS37
VSS38
VSS39
VSS40
VSS41
VSS42
VSS43
VSS44
VSS45
VSS46
VSS47
VSS48
VSS49
VSS50
VSS51
VSS52
G2
G1
VTT2
VTT1
VR EF_CA
RE SET#
EVEN T#
VD D13
VD D14
VD D16
VD D15
VD D17
VD D18
C339
0. 1u_10V_04
C3 6 4
10U_10V_08
C358
* 1u_6.3V_04
R2 3 0
10 K _ 0 4
+
C3 7 6
100u_10V_D
C33 6
0.1u_10V_04
C 371
0.01u_50V_04
C3 37
0.1u_16V_04
C3 4 2
0. 1u _ 1 0 V _ 04
C3 4 1
0.1u_10V _04
C 333 * 10p_50V_04
C3 3 4
*4.7u_6.3V_06
C346
1u_6.3V _04
C3 4 0
0.1u_10V_04
C368
0.01u_50V_04
C343
10U _10V_08
20mils
20mils
Layout Note:
SO-DIMM 1
9 / 5 / 9
signal/space/signal:
Layout note:
Co-layout
Layout Note:
CLOSE TO SO-DIMM_1
SO-DIMM_1 is placed farther from
the GMCH than SO-DIMM_0
Change D-type
2007/2/10
EVT
2007/12/15
3/15_Cost down
3/15_Cost down
3/15_Cost down
Sheet 11 of 42
DDR3 SO-DIMM 1