User's Manual

Table Of Contents
第四章:BIOS 程式設定
4-20
4.4.6 晶片設定(Chipset Configuration)
<Enter> 鍵以顯示子選單項目。
北橋晶片設定(NorthBridge Configuration)
北橋晶片設定的選單畫面,可讓您變更北橋晶片的相關設定。
Advanced Chipset Settings
WARNING: Setting wrong values in below sections
may cause system to malfunction.
NorthBridgeConguration
SouthBridgeConguration
CongureNorthBridge
features.
BIOS SETUP UTILITY
Advanced
NorthBridgechipsetConguration
Memory Remap Feature [Enabled]
PCIMMIOAllocation:4GBTo3584MB
DRAM Frequency [Auto]
CongureDRAMTimingbySPD [Enabled]
Initiate Graphic Adapter [PEG/PCI]
PEGPortConguration
PEG Port [Auto]
BIOS SETUP UTILITY
Advanced
ENABLE: Allow remapping
of overlapped PCI
memory above the total
physical memory.
DISABLE: Do no allow
remapping of memory.
Memory Remap Feature [Enabled]
本項目用提供您開啟或關閉記憶體重新貼圖功能,本功能僅在當使 64
位元作業系統環境下選擇開啟(Enabled)。設定值有:[Disabled] [Enabled]。
若您使用 RedHat Linux Advanced Linux Server 3.0 UP5/UP6 作業系統,
請將本項目設定為 [Disabled]。
DRAM Frequency [Auto]
當項目 DRAM Timing by SPD 設為啟用(Enabled)時,您就不被允許變更
這個項目。主機板會自動偵測並設定 DDR 的運作頻率為符合 DRAM SPD。
DRAM Timing by SPD 設定為啟用(Enabled),本項目就提供您可採手動
的方式來設定 DDR 的運作頻率。設定值有:[Auto] [667 MHz ] [800 MHz]。
Configure DRAM Timing by SPD [Enabled]
當設定為 [Enabled] 時,本項目經由讀取記憶體模組的 SPD(Serial presence
Detect)晶片的內容來設定最佳化的速度控制。當設定為 [Disabled] 時,您可
以透過次項目手動設定記憶體模組的最佳化速度。而以下的子項目,只有在
本項目設定為 [Disabled] 時,才會出現。設定值有:[Disabled] [Enabled]。
DRAM CAS# Latency [5 Clocks]
本項目用於控制在 SDRAM 送出讀取命令和實際上資料開始動作時間的週
期時間。建議您使用預設值以保持系統穩定。設定值有:[3] [4] [5] [6]。