User Manual
Table Of Contents
- 1. Kennenlernen des BIOS
- 2. BIOS-Setup-Programm
- 3. Favoriten
- 4. Hauptmenü
- 5. Ai Tweaker-Menü
- 6. Advanced-Menü
- 6.1 Weitere Plattformkonfiguration
- 6.2 CPU-Konfiguration
- 6.3 System Agent (SA) Configuration (Systemagent- (SA-) Konfiguration)
- 6.4 PCH-Konfiguration
- 6.5 PCH Speicherkonfiguration
- 6.6 PCH-FW Konfiguration
- 6.7 Thunderbolt(TM) Konfiguration
- 6.8 Trusted Computing
- 6.9 PCI Subsystem Einstellungen
- 6.10 USB-Konfiguration
- 6.11 Netzwerkstapelkonfiguration
- 6.12 NVMe-Konfiguration
- 6.13 SMART-Informationen zu Festplatte/SSD
- 6.14 APM-Konfiguration
- 6.15 Onboard-Gerätekonfiguration
- 6.16 Intel(R) Rapid Storage-Technologie
- 7. Überwachungsmenü
- 8. Boot Menü
- 9. Tools-Menü
- 10. Exit-Menü
- 11. Aktualisieren des BIOS
BIOS-Handbuch für PRIME / ProArt / TUF GAMING Intel 700 Serie
41
Das folgende Element wird nur angezeigt, wenn Negative Ratio Offset B (Negativer Verhältnis-
Offset B) auf [User Specify] gesetzt ist.
Verhältnis-Offset
Verwenden Sie die <+> und <-> Tasten, um den Wert anzupassen.
Konfigurationsoptionen: [0] - [31]
V/F-Punkt-Offset
Offset-Modus Vorzeichen 1-11
Konfigurationsoptionen: [+] [-]
V/F-Punkt-1-11-Offset
Konfigurationsoptionen: [Auto] [0.001] - [0.999]
Tweaker’s Paradise
Echtzeit-Speicher-Timing
Ermöglicht Ihnen die Aktivierung oder Deaktivierung des Echtzeit-Speichertaktwerts. Wenn
die Option auf [Enabled] gesetzt ist, lässt das System die Durchführung von Änderungen des
Echtzeit-Speichertaktwerts nach MRC_DONE zu.
Konfigurationsoptionen: [Disabled] [Enabled]
SPD-Schreibdeaktivierung
Ermöglicht Ihnen die Aktivierung oder Deaktivierung der Einstellung der SPD-
Schreibdeaktivierung. Es wird aus Sicherheitsgründen empfohlen, das SPD-
Schreibdeaktivierungsbit unbedingt festzulegen.
Konfigurationsoptionen: [TRUE] [FALSE]
PVD-Verhältnisgrenzwert
Für das Kern-Domain-PLL beträgt der Grenzwert für den Wechsel zum niedrigeren Post-
Dividierer standardmäßig 15. Sie können einen Wert niedriger als 15 einstellen, wenn Sie
einen hohen BCLK forcieren möchten, damit der Digitally Controlled Oscillator (DCO) auf einer
angemessenen Frequenz bleibt.
Konfigurationsoptionen: [Auto] [1] - [40]
SA PLL-Frequenzüberschreibung
Ermöglicht es Ihnen, die Sa-PLL-Frequenz zu konfigurieren.
Konfigurationsoptionen: [Auto] [3200 MHz] [1600 MHz]
BCLK TSC HW Fixup
Ermöglicht Ihnen die Aktivierung oder Deaktivierung der BCLK TSC HW Fixup-Deaktivierung
während des TSC-Kopierens von PMA in APIC.
Konfigurationsoptionen: [Enabled] [Disabled]
Kernverhältnis-Erweiterungsmodus
Ermöglicht Ihnen die Aktivierung oder Deaktivierung des Kernverhältnisses über 85 im
Erweiterungsmodus.
[Disabled] Die maximale Übertaktungsverhältnisgrenze gemäß OCMB-Befehl 0x1
beträgt 85.
[Enabled] Die maximale Übertaktungsverhältnisgrenze gemäß OCMB-Befehl 0x1
beträgt 120.
FLL OC-Modus
Konfigurationsoptionen: [Auto] [Disabled] [Normal] [Elevated] [Extreme Elevated]