User Manual

華碩 P9A-I 系列主板用戶手冊
4-21
AtomicOp Requester Enable [Disabled]
若您的 PCIe 設備支持此功能,且此項目設置為 [Enabled],只有當 Bus Master
Enable 位在指令註冊集中時此功能才開啟 AtomicOp 請求。設置值有:[Disabled]
[Enabled]
AtomicOp Egress Blocking [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 可阻止通過 Egress
口的出站 AtomicOp 請求。設置值有:[Disabled] [Enabled]
IDO Request Enable [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 可允許設置開啟的基於
ID 的排序 (IDO) 位 (Attribute[2]) 請求。設置值有:[Disabled] [Enabled]
IDO Completion Enable [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 可允許設置完成的基於
ID 的排序 (IDO) 位 (Attribute[2]) 請求。設置值有:[Disabled] [Enabled]
LTR Mechanism Enable [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 可開啟延遲容忍報告
(LTP) 機制。設置值有:[Disabled] [Enabled]
End-End TLP Prefix Blocking [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 可阻止轉發帶有 end-
end TLP前綴的 TLP 。設置值有:[Disabled] [Enabled]
Target Link Speed [Auto]
若您的 PCIe 設備支持此功能,將此項目設置為 [Force to 2.5 GT/s] 以使用下
行端口。若設為 [Auto],硬件初始數據將被使用。設置值有:[Auto] [Force to 2.5
GT/s] [Force to 5.0 GT/s]
Clock Power Management [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 允許設備使用
CLKREQ# 信號進行連接時鐘電源管理。設置值有:[Disabled] [Enabled]
Compliance SOS [Disabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Enabled] 強制 LTSSM 在發送兼
容模式或已修改的兼容模式時發送 SKP 有序集合。設置值有:[Disabled] [Enabled]
Hardware Autonomous Width [Enabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Disabled] 關閉硬件更改連接帶寬
的能力以修正不穩定連接操作。設置值有:[Disabled] [Enabled]
Hardware Autonomous Speed [Enabled]
若您的 PCIe 設備支持此功能,將此項目設置為 [Disabled] 關閉硬件更改連接速度
的能力以修正不穩定連接操作。設置值有:[Disabled] [Enabled]