Specifications

AHB Monitor
ARM DDI 0287B Copyright © 2004, 2006 ARM Limited. All rights reserved. 4-7
S_INCR16, Sequential_INCR16 0 0 0111 - - Y Y Y Y
NR_EXP1, Expansion Bridge 1 0 0 1000 Y Y Y Y Y Y
NR_EXP2, Expansion Bridge 2 0 0 1001 Y Y Y Y Y Y
NR_MPMC, MPMC 0 0 1010 Y Y - Y Y Y
NR_SMC, SMC 0 0 1011 Y Y - Y Y Y
WS, Wait_Slave 0 0 1100 Y Y Y Y Y Y
WB, Wait_Bus 0 0 1101 Y Y Y Y Y Y
WA, Wait_Arbiter 0 0 1110 Y Y Y Y Y Y
HRESET 0 0 1111 - Y - - - Y
NW_EXP1, Expansion Bridge 1 0 1 0000 Y - Y Y Y -
NW_EXP2, Expansion Bridge 2 0 1 0001 Y - Y Y Y -
NW_MPMC, MPMC 0 1 0010 Y - - Y Y -
NW_SMC, SMC 0 1 0011 Y - - Y Y -
NW_APBDMA, APB bridge to
DMA peripherals
0 1 0100 Y - - Y Y -
NW_APBCore, APB bridge to
Core peripherals
0 1 0101 Y - Y - Y -
NW_AHBMON, AHB Monitor
registers
0 1 0110 Y - - - Y -
0x17, Unused 0 1 0111 - - - - - -
0x18 - 0x19, Unused 0 1 100x - - - - - -
S_WRAP4, Sequential_WRAP4 0 1 1010 - - - - Y -
S_WRAP16,
Sequential_WRAP16
0 1 1011 - - - - Y -
NR_APBDMA, APB bridge to
DMA peripherals
0 1 1100 Y - Y - Y -
Table 4-3 Bus state bit patterns (continued)
Symbol and bus state
[5]
a
[4]
b
[3:0] ARM-D
[28:23]
ARM-I
[22:19]
DMA-0
[18:14]
DMA-1
[13:9]
EXP
[8:4]
LCD
[3:0]