Operating instructions

32 LCD TV AOC L32W431
42
VDDM_1
MD4
MEMORY DECOUPLING SCHEME
DQ16
DQ21
DQ18
C314
0.1uF
RAS# 3
DQ3 MD12
DQ0
DQ10
R305 15
 
MD31
C303
0.1uF
DQ12
C312
0.0047uF
DDR VDDMQ / VDDM de-caps
BA0 3
MD25
VDDM_1
MD[0..31] 3
MCLK0_1
C301
0.01uF
DDQS1
DQ0
DQM0
DQ8
C309
0.01uF
RN301 22 1/16W
 
1
2
3
4
8
7
6
5
DQ19
MA[0..11]3
DDQS2
DDQS3
CS0#
DQ29
MD18
R301
51 1/16W
 
VDDMQ_1
L305
600 OHM
DDQS0
C305
0.1uF
DQS3
DQ23
DQ30
MCLK0_1
DQ22
DQ15
MA2
RN304 22 1/16W
 
1
2
3
4
8
7
6
5
DQ9
MD17
RN308 22 1/16W
 
1
2
3
4
8
7
6
5
DDQS0
MD16
R348
0 1/16W
 
DQ27
DQ28
C315
0.01uF
MD8
CAS# 3
DQS0
DQ7
DQS1
MD21
Test pads for DDR
MD28
C313
0.1uF
DQ9
L304
600 OHM
DDQS3
TP303
TP_T_C30
MA0
DQ20
DQ8
TP302
TP_T_C30
DQ3
DQ2
MA11
MA9
VDDM
DQ20
DQ4
TP309
TP_T_C30
TP310
TP_T_C30
DQ6
VDDMQ_1
TP308
TP_T_C30
MD27
MCLK0#_1
DQ13
DQ26
TP301
TP_T_C30
MA7
DQ31
C306
0.01uF
MCLK0#_1
4M x 32 DDR
FBGA 144
U301
EM6A9320BI
L10
L11
M11
A1
M12L12
M1
L1
K1
K2
A10
C3
C4
C5
C8
C9
C10
D5
D8
K4
K9
J5
J6
B2
B4
B6
B7
B9
B11
D2
D11
E3
F3
L4
M3
A7
B8
A8
A9
B12
C11
C12
D12
A6
B5
A5
A4
B1
C2
C1
D1
E11
E12
F11
F12
H11
H12
J11
J12
A11
G11
E2
E1
F2
F1
H2
H1
J1
J2
A2
G2
K5
L7
M10
M9
M8
L8
M7
M6
L5
M5
M4
G12G1
A12
H3
J3
E10
F10
H10
J10
E9
F4
F9
G4
G9
H4
J4
A3
E4
J9
H9
J7
J8
D4
D6
D7
D9
H8
H7
H6
H5
G8
G7
G6
G5
F8
F7
F6
F5
E8
E7
E6
E5
L9
K8
L6
B3
G3
L2
M2
L3
K11
K12
G10
B10
K3
K6
K7
K10
D3
D10
C6
C7
CK
CK#
CKE
DQS0
VREFMCL
CS#
RAS#
CAS#
WE#
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSS
VSS
VSS
VSS
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
BA1
BA0
DQ31
DQ30
DQ29
DQ28
DQ27
DQ26
DQ25
DQ24
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ15
DQ14
DQ13
DQ12
DQ11
DQ10
DQ9
DQ8
DM3
DM1
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DM0
DM2
A10
A9
A8_AP
A7
A6
A5
A4
A3
A2
A1
A0
DQS1DQS2
DQS3
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSSQ
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
RFU2
RFU3
A11
NC_B3
NC_G3
NC_L2
NC_M2
NC_L3
NC_K11
NC_K12
NC_G10
NC_B10
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
DQ17
TP306
TP_T_C30
DQ30
MA1
MD15
DQM3
DQ17
DQM0
R347
0 1/16W
 
DQ25
TP300
TP_T_C30
DQ7
MD24
DQ14
MA4
C307
0.01uF
WE#
C310
0.01uF
DQ1
MD2
TP307
TP_T_C30
MD14
CS0# 3
DQ21
MD3
MD13
MD11
DQ24
RN307 22 1/16W
 
1
2
3
4
8
7
6
5
RN305 22 1/16W
 
1
2
3
4
8
7
6
5
MD10
DQ26
R308
1K 1/16W
 
C308
0.01uF
C302
0.1uF
RN303 22 1/16W
 
1
2
3
4
8
7
6
5
DQ28
R302
51 1/16W
 
MD7
MA10
DQ5
DQ11
DDQS0
DQM[0..3] 3
MA5
DQ19
R306 15
 
RAS#
MCLK0# 3
MA8
MD26
VDDMQ_1
MD0
MCLK0_1
MD5
MVREF 3
MD30
MA3
DDQS2
R304 15
 
DQ24
C311
0.0047uF
C
SVP-EX_DDR
AOC (Top Victory) Electronics Co., Ltd.
B
5
11
Monday, April 10, 2006
Title
Size Document Number Rev
Date: Sheet of
DQ15
DQ22
DQ12
R307
1K 1/16W
 
MD19
DQS2
DQ11
DQS[0..3] 3
MD9
DQ13
DQ1
TP305
TP_T_C30
RN306 22 1/16W
 
1
2
3
4
8
7
6
5
WE# 3
DQ23
CAS#
DQ10
MD22
Each MD trace must be equal length.
Each DQS trace must be equal
length.
DQ6
DQ5
MD23
DQ2
MD20
MA6
DQ14
MCLK0 3
BA1 3
R303 15
 
DQ23
DQ18
DQ16
DDQS1
MD1
DQ31
DQ25
MD29
DQ27
DQ29
DQM2
DQ4
DQM1
TP304
TP_T_C30
CLKE 3
VDDMQ
MD6
C304
0.1uF
RN302 22 1/16W
 
1
2
3
4
8
7
6
5