Datasheet
AD9444
Rev. 0 | Page 25 of 40
LVDS EVALUATION BOARD SCHEMATICS
C40
0.1µF
100Ω
OPTIONAL
15
20
23
97
96
86
12
21
22
16
95
24
25
26
27
34
92
93
94
28
29
30
31
40
39
19
41
42
35
38
90
91
87
18
9
64
63
43
44
72
73
76
77
78
79
80
81
45
46
49
50
51
52
55
56
57
58
59
60
65
66
68
69
70
71
6
88
84
85
48
53
61
67
74
82
47
54
62
75
83
32
33
100
89
36
37
101
98
7
14
13
10
99
11
17
2
3
4
5
8
1
VCC
GND
R9
1kΩ
R12
R15
VCC
GND
R3
3.8kΩ
5
4
3
2
6
7
8
P5
DRBN
DRN
E24
EXTREF
D2_CN
D2_TN
D3_CN
D3_TN
D4_CN
D4_TN
D5_CN
D5_TN
D6_CN
D6_TN
D7_CN
D7_T/D0_YN
D8_C/D1_YN
D8_T/D2_YN
D9_C/D3_YN
D9_T/D4_YN
D10_C/D5_YN
D10_T/D6_YN
GND
C39
10µF
GND
DOR_T/DOR_YN
E41
E25
E27
E26
VCC
GND
E38
E40
H4
MTHOLE6
E39
GND
GND
C3
0.1µF
C9
0.1µF
C86
0.1µF
R1
3.8kΩ
GND
ENCB
ENC
DRVDD
DRVDD
DRVDD
DRVDD
DRVDD
GND
GND
GND
GND
GND
GND
DOR_C/D13_YN
D1_TN
D1_CND13_T/D12_YN
D13_C/D11_YN
D12_T/D10_YN
D12_C/D9_YN
D11_T/D8_YN
D11_C/D7_YN
D0_TN
D0_CN
VCC
VCC
VCC
VCC
VCC
VCC
VCC
5V
5V
5V
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
GND
GND
GND
GND
GND
GND
C13
20pF
33Ω
R35
R28
33Ω
R13
xx
C91
0.1µF
GND
E20
EXTREF
GND
VDL
GND
DRVDD
GND
VCC
5V
GND
GND
VCC
GND
GND
GND
EPAD
AD9444
U1
PIN DEFINITIONS
LVDS/CMOS
R4
36Ω
1
H3
MTHOLE6
H1
MTHOLE6
H2
MTHOLE6
AVDD1
DNC
DNC
DNC
OUTPUT MODE
DFS
LVDSBIAS/DNC
AVDD1
AVDD1
SENSE
VREF
AGND
REFT
REFB
AGND
AVDD1
AVDD1
AVDD1
AVDD2
AGND
VIN+
VIN–
AGND
AVDD1
AVDD1
VCC
VCC
VCC
VCC
VCC
VCC
VCC
GND
GND
1kΩ
1kΩ
GND
R14
1kΩ
E1
E2
E3
GND
VCC
C12
0.1µF
C5
0.1µF
J4
GND
R5
xx
GND
T5
ADT1-1WT
1
5
3
6
2
4
NC
TINB
GND
ANALOG
L1
E15
R6
36Ω
R2
3.8kΩ
C51
10µF
C2
0.1µF
C24
0.1µF
GND
GND
05089-050
ADT1-1WT
PRI
SEC
NC
ENC
ENCB
R39
XX
GND
GND
J5
50Ω
R7
C26
0.1µF
C36
0.1µF
XTALINPUT
1
2
3
5
6
T3
1
3
2
CR2
C42
0.1µF
GND
50Ω
R8
XTALINPUTB
GND
4
GND
J1
DRVDD
DRGND
D10+
D10–
D9+
D9–
D8+
D8–
DRGND
D7+
D7–
DCO+
DCO–
DRVDD
DRGND
D6+
D6–
D5+
D5–
D4+
D4–
DRVDD
DRGND
D3+
D3–
D13–
D12+
D12–
D11+
D11–
DCS MOD
AGND
AVDD1
AGND
AGND
AVDD1
AVDD1
AVDD1
AVDD1
AVDD1
AVDD1
AVDD1
AGND
AVDD1
AGND
OR+
OR–
DRVDD
DRGND
D13+ (MSB)
AVDD1
AVDD1
AVDD2
AVDD2
AVDD2
AVDD2
AGND
C1
AVDD1
AVDD1
CLK+
CLK–
AVDD1
AVDD2
AVDD2
AVDD1
AVDD1
(LSB) D0–
D0+
D1–
D1+
DRVDD
DRGND
D2–
D2+
OUTVCC
VEE ~OUT
OUTPUT
OUTPUTB
VCC
GND
NC
E/D
JN00158
+
FOR VECTRON XTAL
FOR VF XTAL
GND
XTALINPUTB
XTALINPUT
E52
C92
0.1µF
C44
10µF
E47
R38
XX
R27
XX
R37
XX
R20
XX
R17
XX
R19
XX
R18
XX
4
5
6
3
2
1
U2
8
14
7
U6
ECLOSC
R36
XX
R40
XX
C93
0.1µF
E46
VXTAL
GND
GND
GND
XTALOUTB
XTALOUT
XTALOUT
XTALOUTB
5V
VCC
GND
GND
GND
VXTAL
VXTAL
VXTAL
VXTAL
VXTAL
1
ENCODE
GND
+
GND
TOUT
TOUTB
OPTIONAL ENCODE CIRCUITS
ENCODE
Figure 47. LVDS Mode Evaluation Board Schematic