Datasheet

AD5024/AD5044/AD5064 Data Sheet
Rev. F | Page 20 of 28
ADDRESS BITSCOMMAND BITS
C3 C2 C1 C0 A3 A2 A1 A0 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X X X XX X X X
X
X X X
DB31 (MSB) DB0 (LSB)
DATA BITS
06803-009
Figure 47. AD5024 Shift Register Content
ADDRESS BITSCOMMAND BITS
C3 C2 C1 C0 A3 A2 A1 A0 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X X XX X X
X
X X X
DB31 (MSB) DB0 (LSB)
DATA BITS
06803-008
Figure 48. AD5044 Shift Register Content
ADDRESS BITSCOMMAND BITS
C3 C2 C1 C0 A3 A2 A1 A0 D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X X X X
X
X X X
DB31 (MSB) DB0 (LSB)
DATA BITS
06803-007
Figure 49. AD5064/AD5064-1 Shift Register Content
SCLK
DIN
DB31 DB0
INVALID WRITE SEQUENCE:
SYNC HIGH BEFORE 32
ND
FALLING EDGE
VALID WRITE SEQUENCE, OUTPUT UPDATES
ON THE 32
ND
FALLING EDGE
DB31 DB0
SYNC
06803-010
Figure 50.
SYNC
Interrupt Facility