User guide
Address Bits Read /
Write
Feature Description
• 7'h26 : Horizontal Phase 101
• 7'h27 : Horizontal Phase 102
• 7'h24 : Horizontal Phase 103
• 7'h25 : Horizontal Phase 104
• 7'h2C : Horizontal Phase 105
• 7'h2D : Horizontal Phase 106
• 7'h2E : Horizontal Phase 107
• 7'h2F : Horizontal Phase 108
• 7'h2A : Horizontal Phase 109
• 7'h2B : Horizontal Phase 110
• 7'h28 : Horizontal Phase 111
• 7'h29 : Horizontal Phase 112
• 7'h38 : Horizontal Phase 113
• 7'h39 : Horizontal Phase 114
• 7'h3A : Horizontal Phase 115
• 7'h3B : Horizontal Phase 116
• 7'h3E : Horizontal Phase 117
• 7'h3F : Horizontal Phase 118
• 7'h3C : Horizontal Phase 119
• 7'h3D : Horizontal Phase 120
• 7'h34 : Horizontal Phase 121
• 7'h35 : Horizontal Phase 122
• 7'h36 : Horizontal Phase 123
• 7'h37 : Horizontal Phase 124
• 7'h32 : Horizontal Phase 125
• 7'h33 : Horizontal Phase 126
• 7'h30 : Horizontal Phase 127
• 7'h31 : Horizontal Phase 128
Table 6-22: ODI Registers
Address Bits Read /
Write
Feature Description
0x169 0 RW ODI Start Set to 1 to start ODI
0x169 1 RW ODI Reset Set to 0 for reset status and set to 1 for
normal operation
0x169 2 RW ODI Signal Processing
Control Mode
Set to 1 to let Avalon-MM register control
ODI_START and ODR_RSTB
UG-01143
2015.05.11
On-Die Instrumentation
6-37
Reconfiguration Interface and Dynamic Reconfiguration
Altera Corporation
Send Feedback