Datasheet

CRC Frame Format with BC4
DDR4 SDRAM supports CRC function for Write operation for Burst Chop 4 (BC4). The CRC function is
programmable using DRAM mode register and can be enabled for writes.
When CRC is enabled the data frame length is fixed at 10UI for both BL8 and BC4 operations. DDR4 SDRAM
also supports burst length on the fly with CRC enabled. This is enabled using mode register.
CRC with BC4 Data Bit Mapping
For a x4 device, the CRC tree inputs are 16 data bits, and the inputs for the remaining bits are 1.
When A2 = 1, data bits D[7:4] are used as inputs for D[3:0], D[15:12] are used as inputs to D[11:8], and so
forth, for the CRC tree.
Table 55. CRC Data Mapping for x4 Devices, BC4
Function
Transfer (A2 = 0)
0
1
2
3
4
5
6
7
8
9
DQ0
D0
D1
D2
D3
1
1
1
1
CRC0
CRC4
DQ1
D8
D9
D10
D11
1
1
1
1
CRC1
CRC5
DQ2
D16
D17
D18
D19
1
1
1
1
CRC2
CRC6
DQ3
D24
D25
D26
D27
1
1
1
1
CRC3
CRC7
Function
Transfer (A2 = 1)
0
1
2
3
4
5
6
7
8
9
DQ0
D4
D5
D6
D7
1
1
1
1
CRC0
CRC4
DQ1
D12
D13
D14
D15
1
1
1
1
CRC1
CRC5
DQ2
D20
D21
D22
D23
1
1
1
1
CRC2
CRC6
DQ3
D28
D29
D30
D31
1
1
1
1
CRC3
CRC7
For a x8 device, the CRC tree inputs are 36 data bits in transfer’s four through seven as 1’s.
When A2 = 0, the input bits D[67:64]) are used if DBI# or DM# functions are enabled; if DBI# and DM# are
disabled, then D[67:64]) are 1.
When A2 = 1, data bits D[7:4] are used as inputs for D[3:0], D[15:12] are used as inputs to D[11:8], and so
forth, for the CRC tree. The input bits D[71:68]) are used if DBI# or DM# functions are enabled; if DBI# and
DM# are disabled, then D[71:68]) are 1.
Table 56. CRC Data Mapping for x8 Devices, BC4
Function
Transfer (A2 = 0)
0
1
2
3
4
5
6
7
8
9
DQ0
D0
D1
D2
D3
1
1
1
1
CRC0
1
DQ1
D8
D9
D10
D11
1
1
1
1
CRC1
1
DQ2
D16
D17
D18
D19
1
1
1
1
CRC2
1
DQ3
D24
D25
D26
D27
1
1
1
1
CRC3
1
DQ4
D32
D33
D34
D35
1
1
1
1
CRC4
1
DQ5
D40
D41
D42
D43
1
1
1
1
CRC5
1
DQ6
D48
D49
D50
D51
1
1
1
1
CRC6
1
DQ7
D56
D57
D58
D59
1
1
1
1
CRC7
1
DM#/DBI#
D64
D65
D66
D67
1
1
1
1
1
1
Function
Transfer (A2 = 1)
0
1
2
3
4
5
6
7
8
9
DQ0
D4
D5
D6
D7
1
1
1
1
CRC0
1
DQ1
D12
D13
D14
D15
1
1
1
1
CRC1
1
DQ2
D20
D21
D22
D23
1
1
1
1
CRC2
1
DQ3
D28
D29
D30
D31
1
1
1
1
CRC3
1
DQ4
D36
D37
D38
D39
1
1
1
1
CRC4
1
DQ5
D44
D45
D46
D47
1
1
1
1
CRC5
1
DQ6
D52
D53
D54
D55
1
1
1
1
CRC6
1
DQ7
D60
D61
D62
D63
1
1
1
1
CRC7
1
DM#/DBI#
D68
D69
D70
D71
1
1
1
1
1
1
AS4C256M16D4
Confidential
- 137 of 201 -
Rev.1.0 Aug.2019