Service manual
81
Table 6-1. Signal-Name Descriptions
Mnemonic Function Sheet 1 Sheet
2
Sheet 3
GPIB BOARD
CAL_LOCK Software-calibration lockout (D)
8C
4A
CLR Initialize transient generator (D) 6D
CS2* GPIB interface read (D)
7C, 6B
CS3* GPIB interface write (D)
7C, 6B
CS4* Keypad chip select (D)
7C, 3C
CS5* Display chip select (D)
7C, 3B
CS6* Fan-speed chip select (D)
7C, 3B
CS7* Control-signals-latch select bit (D)
8C, 8C, 3C
CS8* Trigger-generator-counter latch select bit (D)
8D, 8C
2C
CS9* Number-of-modules-installed readback select (D)
8D
3A
CS10* Control-signals-latch select bit (D)
8D, 3A
CS11* Keypad readback chip select (D)
7C, 3D
E
Primary
µP clock (D)
4C, 7C, 6C,
6B
8C
EEPON* EEPROM power-on disable (D) 2A
2B
ETRG_EN External trigger enable/disable (D)
3A, 5A
FAN1_SPEED0 \
2B
5B
FAN1_SPEED1 |
2B
5B
FAN1_SPEED2 |
2B
5C
FAN1_SPEED3 |
2B
5C
FAN2_SPEED0 |---- Fan-speed control signals (D)
2B
5C
FAN2_SPEED1 |
2B
5C
FAN2_SPEED2 |
2B
5C
FAN2_SPEED3 /
2B
5D
FAN2_OFF
2C
2D
FSEL0 \
2C
8D
FSEL1 |---- Trigger-generator frequency-select bits (D)
2C
8D
FSEL2 /
2C
8D
GET_EN Group Execute Trigger enable/disable (D)
3A, 5A
LINE_SENSE Line-voltage fan-speed compensation (A)
5D,
2C, 2B
LSNK AC line sync input to trigger circuit (D) 6A
5C
LSNK_EN Line sync trigger enable/disable (D)
3A, 6A
PCLR Power-on clear to GPIB interface (D) 6A
2A
PCLR*
Power-on clear to
µP and display (D)
1A, 4C
2A
7B
PCLR1* Power-on clear signal to modules (D)
2B
8B
PRI_TRIG Trigger signal to modules (D)
2C, 8C
PRX1 \
8A
, 7A
PRX2 |
8A
, 7A
PRX3 |---- Serial data from modules (D)
8A, 7A
PRX4 |
8B
, 7A
PRX5 | 1
8B, 7A
PRX6 |
8B
, 7A
PRX7 /
7B
, 7A